18-ho-2010-ue Advanced Digital Integrated Circuit Design

Veranstaltungsdetails

Lehrende: Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal

Veranstaltungsart: Übung

Orga-Einheit: FB18 Elektrotechnik und Informationstechnik

Anzeige im Stundenplan: Adv. Dig. IC Des.

Fach:

Anrechenbar für:

Semesterwochenstunden: 1

Unterrichtssprache: Englisch

Min. | Max. Teilnehmerzahl: - | -

Lehrinhalte:
1. Fortgeschrittene CMOS-Schaltungstechniken
- CMOS-Technologien u. MOS-Modelle, Statischer CMOS-Logikentwurf,
Komplexgatter, Pass-Transistor-Logik, Transmission-Gates
- Dynamische CMOS-Schaltungstechnik, Precharge/Evaluation-Logik,
DOMINO- u. NORA-Schaltungstechnik; Statische u. dynamische Speicher

2. Schaltungscharakerisierung und Leistungsbetrachtungen
- Abschätzung des dynamischen Verhaltens
- Transistordimensionierung, I/O-Strukturen, Leitsungsaufnahme,
Skalierung, Ausbeute

3. CAD-Werkzeuge und Testunterstüzung für den VLSI-Entwurf
- Editoren für geometrisches und symbolisches Layout, Entwurfsregel-
überprüfung, Schaltungsextraktion, Logik- u. Switch-Level-Simulation
- Timing-Analyse, EDIF, VHDL-Beschreibung; Testen von VLSI-Schaltungen:
Fehlermodellierung, Testmusterzeugung u. -auswertung, Testverfahren,
Scan-Path-Verfahren, Selbsttest, JTAG-Test-Standard, Testgeräte

4. Entwurf digitaler Subsysteme
- Programmierbare Logic-Arrays (PLA); Strukturiertes Gate-Layout:
Weinberger-Arrays, Gate-Matrix-Layout, Optimiertes Layout mit Hilfe
von Euler-Graphen
- Gate-Arrays: Grundstrukturen, Entwurfsbeispiele; Finite State
Maschinen
- Programmierbare Logikbausteine (FPGA)
- Arithmetische Funktionsblöcke; Systolische Arrays

5. Mikroarchitektur von VLSI-Systemen
- Datenpfad-Entwurf; Realisierung von Controller-Strukturen
- Fallstudien von Systementwürfen

6. Analoge VLSI-Systeme
- Analoge MOS-Signalverarbeitung, MOS-Schaltungsstrukturen für D/A- u.
A/D- Wandlung, Sigma-Delta-Konverter, Filterrealisierungen
(zeitkontinuierlich, Switched Capacitor)
- Analogschaltungen für Modulatoren, Multiplizierer u. PLLs

7. Praktische Probleme beim Entwurf von CMOS-VLSI-Schaltungen

Literatur:
Circuit Design for CMOS VLSI, John Uyemura,
Kluwer Academic Publishers 1992.

Voraussetzungen:
Elektronik

Erwartete Teilnehmerzahl:
100

Literatur
Termine
Datum Von Bis Raum Lehrende
1 Fr, 13. Apr. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
2 Fr, 20. Apr. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
3 Fr, 27. Apr. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
4 Fr, 4. Mai 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
5 Fr, 11. Mai 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
6 Fr, 18. Mai 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
7 Fr, 25. Mai 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
8 Fr, 1. Jun. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
9 Fr, 8. Jun. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
10 Fr, 15. Jun. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
11 Fr, 22. Jun. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
12 Fr, 29. Jun. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
13 Fr, 6. Jul. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
14 Fr, 13. Jul. 2012 08:55 09:40 S306/052 Prof. Dr.-Ing. Klaus Hofmann; Ashok Kumar Jaiswal
Übersicht der Kurstermine
  • 1
  • 2
  • 3
  • 4
  • 5
  • 6
  • 7
  • 8
  • 9
  • 10
  • 11
  • 12
  • 13
  • 14
Lehrende
Prof. Dr.-Ing. Klaus Hofmann
Ashok Kumar Jaiswal