Lehrende: Harish Balasubramaniam; Prof. Dr.-Ing. Klaus Hofmann
Veranstaltungsart: Praktikum
Orga-Einheit: FB18 Elektrotechnik und Informationstechnik
Anzeige im Stundenplan: Adv. IC Des. Lab
Fach:
Anrechenbar für:
Semesterwochenstunden: 3
Unterrichtssprache: Englisch
Min. | Max. Teilnehmerzahl: - | -
Lehrinhalte: Ziel des Praktikums ist es, den Studenten vertieftes Wissen und Praxiskentnisse bezüglich des Full-Custom-ASIC-Entwurfs in CMOS Technologie mit einer kommerziellen Software (Cadence) zu vermitteln. Folgende Teilaspekte werden behandelt: - Eingabe und Validierung von Funktionsblöcken auf der Transistorebene - Logik- und Analogsimulation - Layout-Design - Post-Layout-Simulation mit extrahierten Netzlisten und parasitären Kapazitäten Während des Praktikums finden in wöchigem oder zweiwöchigem Abstand Vorträge statt, in denen die zu bearbeitende Entwurfsaufgabe und die entsprechende CAD-Software vorgestellt werden. Bewertet werden die schriftlichen Ausarbeitungen zu der jeweiligen Aufgabenstellung.
Literatur: Skriptum zur Vorlesung "VLSI-Entwurf höchstintegrierter Schaltungen" unddie dort referenzierte Literatur
Voraussetzungen: Vorlesung VLSI-Entwurf hochintegrierter Schaltungen
Erwartete Teilnehmerzahl: 50